Peraturan dan aplikasi teknikal susun atur PCB bekalan kuasa
Peraturan teknikal susun atur PCB bekalan kuasa
Kapasiti kapasitor seramik pintasan tidak boleh terlalu besar, dan kearuhan siri parasitnya harus diminimumkan. Kapasitor berbilang yang disambung secara selari boleh meningkatkan ciri impedans frekuensi tinggi kapasitor
Apabila kekerapan operasi pemuat berada di bawah fo, galangan kapasitif Zc berkurangan dengan peningkatan frekuensi; apabila kekerapan operasi kapasitor berada di atas fo, impedans kapasitif Zc akan menjadi seperti impedans induktif dan meningkat dengan peningkatan frekuensi; apabila kapasitor berfungsi Apabila frekuensi hampir kepada fo, impedans kapasitor adalah sama dengan rintangan siri (RESR) yang setara.
Kapasitor elektrolitik umumnya mempunyai kemuatan yang besar dan kearuhan siri setara yang besar. Kerana frekuensi resonan yang rendah, ia hanya boleh digunakan untuk penapisan frekuensi rendah. Kapasitor Tantalum umumnya mempunyai kemuatan yang lebih besar dan kearuhan siri bersamaan yang lebih kecil, jadi frekuensi resonansinya akan lebih tinggi daripada kapasitor elektrolitik, dan boleh digunakan dalam penapisan frekuensi sederhana dan tinggi. Kemuatan dan kearuhan siri setara bagi kapasitor cip seramik secara amnya sangat kecil, jadi frekuensi resonansnya jauh lebih tinggi daripada kapasitor elektrolitik dan kapasitor tantalum, jadi ia boleh digunakan dalam penapisan frekuensi tinggi dan litar pintasan. Oleh kerana kekerapan resonansi kapasitor cip seramik kemuatan kecil akan lebih tinggi daripada kapasitor cip seramik kemuatan besar, jadi dalam
Apabila memilih kapasitor pintasan, kapasitor cip seramik dengan kapasitans terlalu tinggi tidak boleh dipilih. Untuk meningkatkan ciri frekuensi tinggi kapasitor, pelbagai kapasitor dengan ciri yang berbeza boleh digunakan secara selari. Rajah 1(a) menunjukkan kesan galangan yang lebih baik selepas berbilang kapasitor dengan ciri yang berbeza disambung secara selari. Tidak sukar untuk memahami kepentingan peraturan penataan ini melalui analisis. Rajah 1(b) menunjukkan penghalaan yang berbeza daripada bekalan input (VIN) kepada beban (RL) pada PCB. Untuk mengurangkan ESL kapasitor penapis (C), panjang plumbum pin kapasitor hendaklah disimpan sesingkat mungkin: manakala kesan VIN positif ke RL dan VIN negatif ke RL hendaklah sedekat mungkin.
